Please use this identifier to cite or link to this item: https://hdl.handle.net/20.500.11851/2320
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorKasnakoğlu, Coşku-
dc.contributor.authorHelvacıoğlu, Gülfem-
dc.date.accessioned2019-12-25T10:30:04Z-
dc.date.available2019-12-25T10:30:04Z-
dc.date.issued2017
dc.identifier.citationHelvacıoğlu, G. (2017). Logaritmik ve üstel fonksiyon hesaplamaları için bütünleşik yenilikçi donanım mimarisi geliştirilmesi. Ankara: TOBB ETÜ Fen Bilimleri Enstitüsü. [Yayınlanmamış yüksek lisans tezi]en_US
dc.identifier.urihttps://hdl.handle.net/20.500.11851/2320-
dc.identifier.urihttps://tez.yok.gov.tr/UlusalTezMerkezi/tezSorguSonucYeni.jsp-
dc.description.abstractBu çalışmada, belirli bir tabanda logaritma hesaplaması yapan İndirgemeli CORDIC Tabanlı Logaritma Çeviricisi (İCTLÇ) metodu tanıtılmış ve İCTLÇ'nin FPGA(Field-Programmable-Gate-Array) tabanlı donanım mimarisi ayrıntıları ile anlatılmıştır. İCTLÇ çok düşük kaynak kullanımı ile yüksek bit hassasiyetinde logaritma hesaplarını karmaşık olmayan bir donanım mimarisi ile yapabilmektedir. Toplama ve bit kaydırma işlemlerini barındıran CORDIC metodunun yanında hızlı bir sayı indirgeme yöntemi kullanarak çok geniş aralıktaki sayıların logaritmik çevrimini diğer metotlara kıyasla daha yüksek hassasiyetle ve az kaynak kullanımı ile mümkün kılmaktadır. İçerisinde bulundurduğu indirgeme metodu ile de aynı mimari ile geniş bir operasyon değer aralığı sunmaktadır.tr_TR
dc.description.abstractIn this work, a novel method Reduced CORDIC Based Logarithm Converter (RCBLC) is introduced for computing the specific-based logarithm of the binary values, and then the hardware architecture of RCBLC based on FPGA is analyzed in detail. Hardware architecture of RCBLC is implemented such that it enables logarithm conversion with both high output bit-sensitivity and low resource utilization. In addition to CORDIC method which includes only add-and-shift operations, using the rapid value reduction method provides an opportunity for calculating logarithm of a value more precise and lower resource utilization comparing to other methods. Thanks to the reduction method in it, RCBLC can provide wide operating input interval for logarithm conversion. Keywords: Logarithm, FPGA, CORDIC, Signal processingen_US
dc.language.isotren_US
dc.publisherTOBB University of Economics and Technology,Graduate School of Engineering and Scienceen_US
dc.publisherTOBB ETÜ Fen Bilimleri Enstitüsütr_TR
dc.rightsinfo:eu-repo/semantics/openAccessen_US
dc.subjectLogarithmen_US
dc.subjectFPGAen_US
dc.subjectCORDİCen_US
dc.subjectSignal processingen_US
dc.subjectLogaritmatr_TR
dc.subjectFPGAtr_TR
dc.subjectCORDİCtr_TR
dc.subjectSinyal işlemetr_TR
dc.titleLogaritmik ve Üstel Fonksiyon Hesaplamaları için Bütünleşik Yenilikçi Donanım Mimarisi Geliştirilmesien_US
dc.title.alternativeDevoloping a Novel Integrated Hardware Architecture for Calculation of Logarithmic and Exponantional Functionsen_US
dc.typeMaster Thesisen_US
dc.departmentFaculties, Faculty of Engineering, Department of Electrical and Electronics Engineeringen_US
dc.departmentEnstitüler, Fen Bilimleri Enstitüsü, Elektrik ve Elektronik Mühendisliği Ana Bilim Dalıtr_TR
dc.relation.publicationcategoryTezen_US
item.openairetypeMaster Thesis-
item.languageiso639-1tr-
item.grantfulltextopen-
item.fulltextWith Fulltext-
item.openairecristypehttp://purl.org/coar/resource_type/c_18cf-
item.cerifentitytypePublications-
Appears in Collections:Elektrik-Elektronik Mühendisliği Yüksek Lisans Tezleri / Electrical & Electronics Engineering Master Theses
Files in This Item:
File Description SizeFormat 
459559.pdf1.43 MBAdobe PDFThumbnail
View/Open
Show simple item record



CORE Recommender

Page view(s)

52
checked on Dec 23, 2024

Download(s)

30
checked on Dec 23, 2024

Google ScholarTM

Check





Items in GCRIS Repository are protected by copyright, with all rights reserved, unless otherwise indicated.